alisa123
发表于 2016-1-13 16:09:42
签到签到
shuishou
发表于 2016-1-13 16:16:37
TTL高电平3.6~5V,低电平0V~2.4V
CMOS电平Vcc可达到12V
CMOS电路输出高电平约为0.9Vcc,而输出低电平约为
0.1Vcc。
CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。
TTL电路不使用的输入端悬空为高电平
另外,CMOS集成电路电源电压可以在较大范围内变化,因而对电源的要求不像TTL集成电路那样严格。
用TTL电平他们就可以兼容
qiu-368230
发表于 2016-1-13 16:30:15
签到
hbzjt2012
发表于 2016-1-13 16:58:28
签到
ccl123
发表于 2016-1-13 16:59:00
:):):)...........
zhangjsh
发表于 2016-1-13 17:00:27
TTL电平0与+5V代表低电平和高电平, 而 CMOS的高电平最大可以达到+18V; CMOS称为互补型场效应器件具有功耗低,抗干扰性能好的优点,由于其输入阻抗高应防止被误击穿。
gpeng724
发表于 2016-1-13 17:45:43
签到签到:)
ani
发表于 2016-1-13 17:54:26
TTL:Transistor-Transistor Logic 三极管逻辑。 Vcc:5V;
VOH>=2.4V;VOL<=0.5V;
VIH>=2V;VIL<=0.8V。
CMOS:Complementary Metal Oxide Semiconductor PMOS+NMOS。 Vcc:5V;
VOH>=4.45V;VOL<=0.5V;
VIH>=3.5V;VIL<=1.5V。
馕边子
发表于 2016-1-13 18:20:59
复习功课
TTL高电平3.6~5V,低电平0V~2.4V
CMOS电平Vcc可达到12V
CMOS电路输出高电平约为0.9Vcc,而输出低电平约为
0.1Vcc。
CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。
TTL电路不使用的输入端悬空为高电平
另外,CMOS集成电路电源电压可以在较大范围内变化,因而对电源的要求不像TTL集成电路那样严格。
用TTL电平他们就可以兼容
112207301219
发表于 2016-1-13 18:44:46
Google
页:
1
2
3
4
5
6
7
8
9
[10]
11
12
13