最近在用STM32L4R5调试一个SPI外设芯片,这个外设芯片只支持SPI的模式3,并且要求每个字节间CS都有脉冲的模式。 测试的使用发现STM32L4R5如果想使用NSS pulse mode,CPHA只能为0,即在NSS pulse mode下,只支持模式0和模式2. 请问哪位大佬有研究过这种处理机制,这种情况下需要如何处理呀? |
还有就是不太想采用GPIO模拟SPI,因为SPI总线上的数据交互量有点大,要是通过GPIO模拟的机制就没办法使用DMA了,并且传输过程中还要有较久的关中断的处理操作。 |
STM32L4R5手册中关于NSS pulse mode的描述如图所示 |
满地打滚求大佬们关注呀 |
悄悄地自己顶一下 |