你的浏览器版本过低,可能导致网站不能正常访问!
为了你能正常使用网站功能,请使用这些浏览器。
chrome
firefox
safari
ie8及以上
ST
意法半导体官网
STM32
中文官网
ST
全球论坛
登录/注册
首页
技术问答
话题
资源
创客秀
视频
标签
每日签到
STM32团队2
论坛吐槽优化专区
升级测试
请教一个PLL无法正常倍频的问题
[复制链接]
a5a
提问时间:2015-9-8 11:21 /
问答
是否解决:
情况描述:
stm32l152 - discovery PLL采用HSI作为时钟源,如果PLL 选择 > 1的倍频 stlink调试的时候就会发现卡在检测系统时钟是否为PLL的位置,请问可能是什么问题造成的?HSI默认16MHz,两倍倍频后32MHz没有超过Fmax啊,求解。
赞
0
收藏
0
评论
1
分享
发布时间:2015-9-8 11:21
举报
请先
登录
后回复
1个回答
五哥1
回答时间:2018-5-2 19:15:49
a0a.1 32b0c
这个时钟的设置是初学者的大敌,建议用CUBEMX 熟悉时钟的设置
评分
参与人数
1
蝴蝶豆
+2
收起
理由
zero99
+ 2
查看全部评分
赞
0
评论
回复
支持
反对
所属标签
相似问题
关于
意法半导体
我们是谁
投资者关系
意法半导体可持续发展举措
创新与技术
意法半导体官网
联系我们
联系ST分支机构
寻找销售人员和分销渠道
社区
媒体中心
活动与培训
隐私策略
隐私策略
Cookies管理
行使您的权利
官方最新发布
13245底部标题123相同标题
12底部标题123相同标题
33333底部标题123相同序号
3435底部标题-无链接
关注我们
微信公众号
手机版
快速回复
返回顶部
返回列表
评分
查看全部评分